posts - 14, comments - 1, trackbacks - 0, articles - 0
  C++博客 :: 首页 :: 新随笔 :: 联系 :: 聚合  :: 管理

makefile

Posted on 2009-09-03 12:31 ggh 阅读(250) 评论(0)  编辑 收藏 引用
转================================
Makefile文件

  Make工具最主要也是最基本的功能就是通过makefile文件来描述源程序之间的相互关系并自动维护编译工作。而makefile   文件需要按照某种语法进行编写,文件中需要说明如何编译各个源文件并连接生成可执行文件,并要求定义源文件之间的依赖关系。makefile   文件是许多编译器--包括   Windows   NT   下的编译器--维护编译信息的常用方法,只是在集成开发环境中,用户通过友好的界面修改   makefile   文件而已。
  在   UNIX   系统中,习惯使用   Makefile   作为   makefile   文件。如果要使用其他文件作为   makefile,则可利用类似下面的   make   命令选项指定   makefile   文件:
  $   make   -f   Makefile.debug
  例如,一个名为prog的程序由三个C源文件filea.c、fileb.c和filec.c以及库文件LS编译生成,这三个文件还分别包含自己的头文件a.h   、b.h和c.h。通常情况下,C编译器将会输出三个目标文件filea.o、fileb.o和filec.o。假设filea.c和fileb.c都要声明用到一个名为defs的文件,但filec.c不用。即在filea.c和fileb.c里都有这样的声明:
  #include   "defs "
  那么下面的文档就描述了这些文件之间的相互联系:
  ---------------------------------------------------------
   #It   is   a   example   for   describing   makefile
   prog   :   filea.o   fileb.o   filec.o
   cc   filea.o   fileb.o   filec.o   -LS   -o   prog
   filea.o   :   filea.c   a.h   defs
   cc   -c   filea.c
   fileb.o   :   fileb.c   b.h   defs
   cc   -c   fileb.c
   filec.o   :   filec.c   c.h
   cc   -c   filec.c
  ----------------------------------------------------------
    这个描述文档就是一个简单的makefile文件。
  从上面的例子注意到,第一个字符为   #   的行为注释行。第一个非注释行指定prog由三个目标文件filea.o、fileb.o和filec.o链接生成。第三行描述了如何从prog所依赖的文件建立可执行文件。接下来的4、6、8行分别指定三个目标文件,以及它们所依赖的.c和.h文件以及defs文件。而5、7、9行则指定了如何从目标所依赖的文件建立目标。
  当filea.c或a.h文件在编译之后又被修改,则   make   工具可自动重新编译filea.o,如果在前后两次编译之间,filea.C   和a.h   均没有被修改,而且   test.o   还存在的话,就没有必要重新编译。这种依赖关系在多源文件的程序编译中尤其重要。通过这种依赖关系的定义,make   工具可避免许多不必要的编译工作。当然,利用   Shell   脚本也可以达到自动编译的效果,但是,Shell   脚本将全部编译任何源文件,包括哪些不必要重新编译的源文件,而   make   工具则可根据目标上一次编译的时间和目标所依赖的源文件的更新时间而自动判断应当编译哪个源文件。
Makefile文件作为一种描述文档一般需要包含以下内容:
  ◆   宏定义
  ◆   源文件之间的相互依赖关系
  ◆   可执行的命令
  Makefile中允许使用简单的宏指代源文件及其相关编译信息,在Linux中也称宏为变量。在引用宏时只需在变量前加$符号,但值得注意的是,如果变量名的长度超过一个字符,在引用时就必须加圆括号()。
  下面都是有效的宏引用:
  $(CFLAGS)
  $2
  $Z
  $(Z)
  其中最后两个引用是完全一致的。
  需要注意的是一些宏的预定义变量,在Unix系统中,$*、$@、$?和$ <四个特殊宏的值在执行命令的过程中会发生相应的变化,而在GNU   make中则定义了更多的预定义变量。关于预定义变量的详细内容,
  宏定义的使用可以使我们脱离那些冗长乏味的编译选项,为编写makefile文件带来很大的方便。
  ---------------------------------------------------------
   #   Define   a   macro   for   the   object   files
   OBJECTS=   filea.o   fileb.o   filec.o

   #   Define   a   macro   for   the   library   file
   LIBES=   -LS

   #   use   macros   rewrite   makefile
   prog:   $(OBJECTS)
   cc   $(OBJECTS)   $(LIBES)   -o   prog
   ……
  ---------------------------------------------------------
  此时如果执行不带参数的make命令,将连接三个目标文件和库文件LS;但是如果在make命令后带有新的宏定义:
  make   "LIBES=   -LL   -LS "
则命令行后面的宏定义将覆盖makefile文件中的宏定义。若LL也是库文件,此时make命令将连接三个目标文件以及两个库文件LS和LL。
  在Unix系统中没有对常量NULL作出明确的定义,因此我们要定义NULL字符串时要使用下述宏定义:
  STRINGNAME=

只有注册用户登录后才能发表评论。
网站导航: 博客园   IT新闻   BlogJava   知识库   博问   管理